1. 首页 > 科技

请问上拉电阻和下拉电阻分别用在什么场景?(上拉电阻和下拉电阻分别是什么意思,解释通俗易懂一点)

请问上拉电阻和下拉电阻分别用在什么场景?(上拉电阻和下拉电阻分别是什么意思,解释通俗易懂一点)

上拉电阻和下拉电阻分别是什么意思,解释通俗易懂一点

所谓上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。

这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。

假如没有上拉,时钟和数据信号容易出错,毕竟,CPU的功率有限,带很多BUS线的时候,提供高电平信号有些吃力。而一旦这些信号被负载或者干扰拉下到某个电压下,CPU无法正确地接收信息和发出指令,只能不断地复位重启。

假如没有下拉,保护电路极易受到外界干扰,使CPU误以为被保护对象出问题而采取保护动作,导致误保护。

上拉下拉,要根据电路要求来设置。

上拉电阻和下拉电阻在电路中有什么作用?

上拉:

1TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值

2 OC门必须加上拉,提高电平值

3 加大输出的驱动能力(单片机较常用)

4 CMOS芯片中(特别是门的芯片),为防静电干扰,不用的引脚也不悬空,一般上拉,降低阻抗,提供泄荷通路

5 提高输出电平,提高芯片输入信号的噪声容限,增强抗干扰

6 提高总线抗电磁能力,空脚易受电磁干扰

7 长线传输中加上拉,是阻抗匹配抑制反射干扰

原则:

1 从节约功耗和芯片的电流、能力应是电阻尽量大,R大,I小啊

2 从确保驱动能力,应当电阻足够小,R小,I大啊

3 对高速电路,加上拉可能边沿平缓(上升时间延长)

建议可以在1K---10K之间选(可根据实际情况)

下拉电阻类似!!!!!!!!!!!!!!!!!!!!!!!!!!

如何简便正确的区分上拉电阻还有下拉电阻?

电路输出端接上拉电阻或者下拉电阻。上拉电阻接电源正极,下拉电阻接地。也就是说电路输出端有接电源正极的电阻就叫上拉电阻,有接地的电阻就叫下拉电阻。

通俗的说下什么是上拉和下拉电阻,为什么叫上拉下拉?是什么作用?

我昨天回答过你的提问,你看了有什么问题?再通俗些说:接高电平的是上拉电阻、接地的是下拉电阻。