1. 首页 > 制造

TTL与非门输入端接高电平时为什么要通过通过电阻接到电源正电压?而不能没有电阻?刚做Mlutisim发现的

为什么TTL未使用输入端接电源要接一个电阻而CMOS可以直接接电源

TTL与非门输入端接高电平时为什么要通过通过电阻接到电源正电压?而不能没有电阻?刚做Mlutisim发现的

没看懂你的提问s电路都有一个门槛电压(3伏),超过门槛电压为高电平,ttl电路输出电阻低,输出高电平时,如果有上拉电阻,会改变电压值(分压)上拉电阻变小,输出高电平变高,反之变低.

为什么TTL与非门输入端不能直接接电源或地

TTL与非门集成块的电源电压5V,TTL与非门的输入端可以直接连电源5V或电源地.

为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚

从原理图上看,如TTL与非门的输入端是NPN 三极管的发射极,三极管的基极有电阻接电源VCC,当三极管的输入端悬空时,三极管的基极到发射极无电流,三极管截止,通过放大反相使得输出为低电平.所以输入端悬空相当于逻辑高电平.实际电路中TTL与非门输入端可以悬空.实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压),或非门、或门闲置的输入端管脚应接到低电平(即通过电阻接到电源地).

对于TTL与非门来说为什么输入端接10k的电阻到地属于高电平

与非门是反相的,输入低电平,输出就是高电平.一般都是高阻输入,通电后输入端不要悬空.

为什么ttl与非门输出端不能直接接电源Vcc或接地

ttl与非门如果有多余输入端能接地,接地后就是接0,这样,就使得与运算后,输入为0了.ttl与非门多余输入端可以悬空,悬空相当于接1,但在实际运行电路中,这样电路抗干扰不强.所以,ttl与非门多余输入端一般都接vcc.

与非门的输出端能否接高电平,为什么

(1)有的可以,像三态门(OC门)必须接上拉电阻和VCC,这样有利于提高高的输入阻抗,减小输出阻抗. (2)TTL不用的输入端可直接悬空,CMOS情况不同接法不同,或通过上拉电阻接电源,或通过阻容网络接地,其他不常用,不做介绍. 谢谢5颗星采纳哦~~

数字电路输入端为什么不能直接接到电源或者地

数字电路的输入端可以直接接到电源或者地.那些要求不能直接连接的理由是要串联“限流电阻”,然而数字电路实际是高阻抗输入,并没有多大的输入电流(CMOS电路在固定输入电压下完全没有电流),无需限流功能.

各位大虾请帮忙:如果TTL门电路输入端通过一个电阻接高电平,则一

TTl的输入悬空也是高电平,只是因为阻抗高容易被干扰而瞬间置低,所以一般悬空要加一个接高电平的电阻或低电平的电阻来人工置为高或低,接高的时候电阻可为几百到几十K都可以,置低要使输入的出电流在电阻形成的电压低到0.5V以下,最大几百欧或直接接地,若连接前级的集电极开路门,必须接到高电平的电阻,如图腾拄输出可不接电阻.负载特性是指本级输出吗?对本级负载没影响,但对上一级基本是接入的阻值为负载值

TTL与非门的多余输入端可以接固定高电平吗 为什么

多余输入端是可以接固定高电平的,因为是 与逻辑,有变量为 1 时,并不影响其他变量的逻辑输出值;

为什么TTL门电路输入端悬空或者通过大电阻接地时相当于高电平?

悬空,相当于无穷大的电阻.当A端接上电阻的时候,电流从+Ec,经过R1、T1的b、e,流入A端的电阻,最终到地.当A端接上电阻越大,A端的电压就会越高,这可以用分压公式来解释.当A端外接的电阻,大到一定程度,A端的电压,就成了高电平.TTL输入端如果不用,也不要悬空,不接电阻为高电平,但因为输入端通常是高阻抗,很容易被干扰成低电平,一般是通过电阻到地,使之成为低电平或加上拉电阻到电源成为可靠的高电平